#618 کد مقاله | زمینه: برق و الکترونیک | ||
عنوان انگلیسی: |
Area-efficient Low-Power 8-Bit 20-MS/s SAR ADC in 0.18μm CMOS |
تعداد صفحات انگلیسی: |
4 صفحه |
عنوان فارسی: |
یک SAR ADC، 20MS/s، 8 بیتی، منطقه کارآمد و توان پایین در CMOS 0.18 μm |
تعداد صفحات فارسی: |
7 صفحه |
نوع فایل: |
فایل word ترجمه و pdf انگلیسی |
قیمت فروش: |
50,000 ريال |
چکیده فارسی: |
چکیده این مقاله نتایج طراحی نمونه اولیه بلوک IP یک مبدل آنالوگ به دیجیتال با تقریب متوالی (SAR ADC) را برای پیاده سازی با فن آوری 0.18 μm MMRF CMOS از شرکت UMC (تایوان) ارائه می دهد. در درجه اول، واحد ADC در این مقاله با توجه به الزامات فنی بازخوانی دستگاه های الکترونیکی سیستم ردیابی سیلیکونی برای آزمایش ماده باریونی فشرده [Compressed Baryonic Matter] در دستگاه شتاب دهنده FAIR (www.gsi.de/en/research/fair.htm) طراحی شده است. هر چند، از این ADC میتوان برای طیف وسیع تری از کاربردها هم استفاده کرد. برای افزایش دقت و حصول اطمینان از قدرت تشخیص ADC از یک مقایسه کننده rail-to-rail استفاده شد. این ADC SAR بر روی تراشه ناحیه ای به مساحت 325 μm × 325 μm را اشغال می کند، ENOB برابر 6.88 بیت است، حداکثر DNL کمتر از 0.8 LSB و INL کمتر از 0.6 LSB است، فرکانس نمونه برداری 20 MHz، فرکانس ساعت 200 MHz و SNDR برابر 43.2 dB است. با این پارامترها ADC در ولتاژ تغذیه اسمی 1.8 V، در حدود 1.3 mA جریان مصرف می کند. |
||
نسخه انگلیسی: |
|||
قیمت فروش: |
50,000 ريال |
||
پرداخت اینترنتی و دریافت
|